**PASJ2019 WEPH038** 

# J-PARC 加速器用イグナイトロン代替半導体スイッチと新キッカー電源の開発 DEVELOPMENT OF IGNITRON ALTERNATIVE SEMICONDUCTOR SWITCH AND NEW KICKER POWER SUPPLY FOR J-PARC ACCELERATOR

小野礼人<sup>#</sup>, 高柳智弘, 植野智晶, 堀野光喜, 山本風海, 金正倫計 Ayato Ono<sup>#</sup>, Tomohiro Takayanagi, Tomoaki Ueno, Koki Horino, Kazami Yamamoto, Michikazu Kinsho J-PARC/JAEA

#### Abstract

There are ignitron and thyratron as a large current, high voltage discharge switch. J-PARC uses an ignitron switch as the klystron power source clover device used for LINAC high frequency source for acceleration and a thyratron switch as the kicker power system used for extracting high intensity beam of RCS. Ignitron uses mercury, which is of limited use worldwide, and is expected to be discontinued in the future. Therefore, we have developed a semiconductor switch for ignitron substitution using MOS gate thyristors. In order to be used as a crowbar device, a switch capable of resisting an operating output of 120 kV, 40 kA, 50 us is required. We have developed an oval type substrate module that achieves an operating output of 3 kV, 40 kA, 50 us per substrate. Report on preliminary test results. Finally, 40 pieces of this circuit board are stacked to output 120 kV. In addition, we adopted a LTD circuit using SiC-MOSFET as an alternative switch of thyratron, and developed a radially symmetric pulse power supply circuit to which this circuit was applied. This circuit board achieves a rise of 250 ns or less, and a flat top of 1.2 us or more necessary for the RCS kicker power supply system, with a pulse output of 800 V and 2 kA per circuit board. We report on the power test results at 20 kV (final specification 40 kV) combining the 26 stacked main circuit boards and the correction circuit board that compensates for the flat top droop.

## 1. はじめに

大電流・高電圧の放電スイッチとして、イグナイトロン やサイラトロンがある。J-PARC[1]では、LINAC の加速用 高周波源で使用するクライストロン電源[2]のクローバー 装置[3]にイグナイトロンスイッチを、RCSの大強度ビーム の取り出しに使用するキッカー電源システム[4,5]にサイ ラトロンスイッチを用いている。イグナイトロンは、世界的 に使用が制限されている水銀を使用しており、将来的に 製造中止が見込まれる。そこで、MOS ゲートサイリスタを 用いたイグナイトロン代替用半導体スイッチを開発してい る。クローバー装置として使用するためには、120 kV、 40 kA、50 µs の動作出力に耐得うるスイッチが必要であ る。1 枚当たり、3 kV、40 kA、50 µs の動作出力を実現す るオーバル型基板モジュールを開発した。予備試験結 果について報告する。最終的には、本回路基板を40枚 積み重ねて 120 kV を出力する。また、サイラトロンの代 替スイッチに SiC-MOSFET を用いた LTD 回路[6]を採 用し、更に、本回路を応用した放射対称型パルス電源回 路[7]を開発した。本回路基板は、RCS キッカー電源シス テムに必要な立ち上がり 250 ns 以下、フラットトップ 1.2 µs 以上を、1 枚当たり 800 V、2 kA のパルス出力で 実現する。主回路基板 26 枚の積み重ねとフラットトップ のドゥループを補正する補正回路基板 14 枚を組み合わ せた、20 kV (最終仕様 40 kV)での出力試験結果につ いて報告する。

# 2. クライストロン電源のクローバー装置

J-PARC では、LINAC の加速用高周波源で使用する クライストロン用高圧電源内にクローバー装置がある。ク ライストロン用クローバー装置は、クライストロンが放電し た際にクライストロンを保護する回路であり、スイッチにイ グナイトロンが使用されている。使用されているイグナイト ロンは、National ELECTRONICS 製の NL7703EHV が5 本直列に接続されている。負荷側の短絡電流を検知し、 トリガーパルス発生器よりトリガー信号を送りイグナイトロン 5 本を同時にスイッチさせ、クライストロンへの短絡電 流をバイパスしクライストロンを保護する。クローバー装置 動作時のクローバー電流(イグナイトロン流れる電流)波 形を Fig. 1 に示す。また、LINAC クライストロン用高圧電 源 13 号機の概略回路を Fig. 2 に示す。



Figure 1: Crowbar current waveform at-110kV charge.

<sup>#</sup> onoayato@post.j-parc.jp

#### Proceedings of the 16th Annual Meeting of Particle Accelerator Society of Japan July 31 - August 3, 2019, Kyoto, Japan

## PASJ2019 WEPH038



Figure 2: High-voltage power supply for Klystron (#13).

試験は、断路器を開放しクライストロンには電圧印加しない状態で行い、コンデンサバンクを定格電圧である-110 kVまで充電し、テストスイッチにて模擬クローバー動作を行った。クローバー電流は、ピーク電流:29.2 kA、 出力電流半値幅:84.2 μs、立ち上がり時間:25.5 μs となっている。

# 3. イグナイトロン代替用半導体スイッチ

## 3.1 概要

MOS ゲートサイリスタを用いたイグナイトロン代替用半 導体スイッチを開発しており、1 枚当たり、3 kV、40 kA、 50 µs の動作出力を実現するオーバル型基板モジュー ルを製作した。外観を Fig. 3 に示す。また、基板モジュー ルの単回路ブロック図を Fig. 4 に示す。



Figure 3: Board appearance.





Figure 5: IXYS MM1X1H60N150V.

パワー半導体素子には、IXYS製MOSゲートサイリスタ MMIXH60N150V1(1500V/パルス電流11.8 kA(10 µs)) を使用した。外観をFig. 5に示す。耐パルス電流につい てPt換算が成り立つとすると、50 µsのパルス幅では 5.3 kA(50 µs)と試算した。耐電圧について120 kV/120直 列=1 kV(1.5 kVの67%)、耐電流について40 kA/16並列 =3.3 kA(5.3 kAの62%)とし、全体の素子構成は120直列 16並列(1920素子)となる。素子構成3直列16並列の回路 を1基板モジュールに収納し、本基板モジュールを40枚 直列に積み重ね120 kV出力を実現する。

本基板モジュールについて、単回路には、MOS ゲートサイリスタが3直列で実装されており、3kVの耐電圧性能を確保している。さらに、この単回路を一枚の基板にオーバル型で16並列配置し、40kAの耐電流性能を確保する。基板モジュール1枚分について評価試験を行った。

### 3.2 並列電流分担確認

MOS ゲートサイリスタ素子のカソード電極ピンに極細 ロゴスキーコイルを挿入し電流測定を行った。測定個所 を Fig. 6、測定結果を Fig. 7 に示す。



Figure 6: Measurement point.



Figure 7: Current distribution at 150V charge.

測定個所は、3 直列となっている MOS サイリスタの HV 側と LV 側の 2 か所とし、16 並列分行った。150 V 充電 時の電流分布は、平均電流値からのばらつきが+7.7% ~-9.5%であることを確認した。平均電流からのばらつき が最大 9.5%となっており、許容範囲と考えられる。

#### 3.3 直流分担電圧確認

測定は、3 直列となっている MOS サイリスタの LV 側 のカソードを基準とし、HV(V3)、MID(V2)、LV(V1)の各 段のアノード端子間を差動プローブにて行った。測定個 所を Fig. 8、測定結果を Fig. 9 に示す。



Figure 8: Measurement point.



Figure 9: Shared voltage measurement at 3000V charge.

3000V 時の各段の MOS サイリスタ A~K 間の分担電 圧は、LV 段(V1)=830 V、MID 段(V2-V1)=1052 V、HV 段(V3-V2)=1105 V であることを確認した。分担電圧の最 大値は 1105V となっており、素子耐電圧 1500 V に対し 許容範囲内であった。

3.4 定格負荷放電試験および素子温度上昇確認

3 kV 充電にて、出力電流 40 kA の定格負荷放電試験を行った。放電時の MOS サイリスタのケース温度上昇を光ファイバー温度計にて測定した。定格負荷試験用アルミ電解コンデンサの接続および出力全電流測定用ロ

ゴスキーコイルのセットアップの様子を Fig. 10 に示す。 試験用電解コンデンサは、4.7 mF/400V のものを 8 直列 ×2 回路並列としている。回路図は Fig. 8 を参照。また試 験の全景を Fig. 11 に示す。



Figure 10: Capacitor and Rogowski coil setup.



Figure 11: Rated load discharge test setup.

試験結果を Fig. 12 に示す。3000 V 充電時の定格負 荷放電出力電流波形(CH4)は、出力ピーク電流:40 kA、 出力電流半値幅:70 µs であり、3 kV、40 kA、50 µs の動 作出力を実現した。放電時の素子のケース温度上昇は、 1 ℃以下となっている。



Figure 12: Rated load discharge test.

## **PASJ2019 WEPH038**

#### 3.5 まとめ

MOS ゲートサイリスタを用いたオーバル型基板モジュール1枚で、3kV、40kA(定格電流)、50 µs の動作 出力を実現することが確認できた。今後、最終目標である120kV出力を目指す。基板モジュールを40枚段積 み重ねで耐電圧を確保するが、各基板での出力のばら つき、120kVという高電圧への対策、イグナイトロンへの 置き換えとした場合の互換性が今後の課題となります。

## 4. キッカー電磁石用放射対称型パルス電源

#### 4.1 概要

現状のキッカー電源のシステムは、パルス波形の形成 用に PFN 回路、大電力パルス出力用高速スイッチにサ イラトロン、反射波を吸収する為にエンドクリッパ(反射波 吸収回路)で構成されている。実運転時の出力電流(1/2 回路分)波形を Fig. 13 に示す。



Figure 13: Actual output current (1/2 circuit).

使用されているサイラトロンは、e2v 製の CX1193C で あり、現在隔年で交換しているが油中に収められている 為メンテナンスが容易ではない。そこで半導体スイッチと 誘導電圧重畳回路の組み合わせた LTD(Linear Transformer Drivers)回路を採用し、更に本回路を応用 した放射対称型パルス電源を開発した。LTD 回路は、1 モジュールでサイラトロンスイッチ、PFN回路、エンドク リッパを実現している。1 モジュールのブロック図と外観を Fig. 14 に示す。



Figure 14: 1 module block diagram and appearance.

### 4.2 抵抗負荷出力確認

主回路基板 26 枚の積み重ねとフラットトップのドゥ ループを補正する補正回路基板 14 枚を組み合わせた、 20 kV での出力試験結果について報告する。出力試験 は、10 Ω の負荷抵抗で行った。試験セットアップの様子 を Fig. 15、測定結果を Fig. 16 に示す。



Figure 15: Resistance load( $10\Omega$ ) test setup.



Figure 16: Resistance load( $10 \Omega$ ) output waveform.

#### 4.3 まとめ

抵抗負荷での出力確認はフラットトップ部 1.4 µs と良 好であった。今後、反射エネルギーを考慮したケーブル 負荷での確認および基板をさらに積み重ねて最終 40 kV 出力を目指す。基板の積み重ねおよび周辺機器 の配置等構造検討や高電圧対策が課題である。

## 謝辞

第3章「イグナイトロン代替用半導体スイッチ」および 第4章「キッカー電磁石用放射対称型パルス電源」では、 開発と試験に協力頂いた株式会社パルスパワー技術研 究所の皆様に深く感謝する。クローバー電流の測定やイ グナイトロン代替スイッチの開発に協力頂いた J-PARC の篠崎信一氏、不破康裕氏、リニアック RF グループの 皆様に深く感謝する。

## 参考文献

- [1] K. Hasegawa *et al.*, "J-PARC 加速器の現状", in these proceedings, FSPI001.
- [2] M. Kawamura *et al.*, "J-PARC リニアック用クライストロン電源システムの現状 2013", Proceedings of PASJ2013, SAP061.
- [3] M. Kawamura et al., "UHF クライストロン電源の大電力試験", Proceedings of the 18th Linear Accelerator Meeting in Japan, Tsukuba, 21-23 July 1993, pp202-205.
- [4] J. Kamiya et al., "THE EXTRACTION KICKER SYSTEM OF THE RCS IN J-PARC", Proceedings of 2005 PAC, Knoxville, Tennessee, pp1009-1011.

Proceedings of the 16th Annual Meeting of Particle Accelerator Society of Japan July 31 - August 3, 2019, Kyoto, Japan

## **PASJ2019 WEPH038**

- [5] M. Watanabe et al., "J-PARC 3GeV RCS 入出射用電磁石 電源システムの運転と現状", Proceedings of PASJ2011, MOPS055.
- [6] W. Jiang *et al.*, "Pulsed Power Generation by Solid-State LTD", IEEE Transactions on Plasma Science, Vol.42, No.11, Nov. 2014m pp.3603-3608.
- [7] T. Takayanagi et al., "SiC-MOSFET を用いた半導体スイッ チ電源の開発", Proceedings of PASJ2018, FROM07.