**PASJ2018 WEP056** 

# 超伝導加速管の非破壊検査装置開発

## DEVELOPMENT OF NONDESTRUCTIVE INSPECTION DEVICE FOR SUPERCONDUCTING CAVITY

頓宮 拓<sup>#</sup>, 岩下 芳久 Hiromu Tongu<sup>#</sup>, Yoshihisa Iwashita ICR, Kyoto University

#### Abstract

The search for local defects by X-ray and heat generation detection as a non-destructive inspection (mapping system) for superconducting (SC) cavities has proven useful in the operational experiments in vertical tests of the SC cavities. In the amplifier circuit using the CD 4069 CMOS inverter IC for the mapping system circuit, problems such as the offset voltage drift due to the temperature dependence characteristics have been observed, and alternative circuits are being sought. In this experiment, the temperature characteristics of several amplifier ICs under liquid helium environment were measured. Among the devices, we found that NJU77552 CMOS op-amp IC works at the cryogenic temperature. The measurement results are presented.

### 1. はじめに

超伝導加速空胴の研究開発において超低温環境で の非破壊検査は不可欠であり、加速空胴の大量製造 ではコスト、労力ともに効率的な欠陥検査プロセス が重要となる。

超伝導空胴の性能劣化の主因は空胴内面に存在す る局所的な欠陥などで生じる温度上昇による超伝導 状態の破壊(クエンチ)、内面の突起や微小ダストか ら生じるフィールドエミッション(電界放出)による Q 値劣化またそれによる温度上昇である。これらは 製造プロセスにおける局所研磨や電解研磨等のト リートメントによって性能の回復を図ることが可能 であるが、数 10μm 程度のダストは空胴組立時など 混入の危険性が最終組立まで存在し、完全な除去は 困難と考えられる。特にフィールドエミッションは 欠陥による局所的温度上昇が起こるよりも低い電界 でも発生し性能を低下させるため、ダスト混入によ るフィールドエミッションの結果として発生する X 線を確認することが加速空胴の性能検査において有 効となる。

京都大学では高エネルギー加速器研究機構(KEK) との共同研究で超伝導加速空胴の非破壊検査装置の 開発を行なってきた。超伝導下の RF 入力による加 速空胴性能試験(縦測定)において空胴外表面に設 置したセンサーによる X 線および発熱箇所の検出に よる局所的欠陥の探索は有効な非破壊検査方法であ り、他研究施設でも運用されている。我々が開発を 進めているマッピングシステムは X 線、温度の各セ ンサーを同じシステムに組み込み、検査時のシステ ムの簡便化による作業効率向上を実現している。各 センサー出力の信号多重化および高速スキャニング によるリアルタイムモニタリング、および、各セン サー基板のデイジーチェーン接続によるクライオス タット外への信号線数の削減が特徴である[1]。さら

<sup>#</sup>tonguu@kyticr.kuicr.koto-u.ac.jp

にそれらの特徴を活かした大量のセンサーを使用し た高分解能を実現している。このマッピングシステ ムを用いた欠陥探索装置の試作の検査装置(Fig. 1) は KEK と Jefferson Lab (JLab)での超伝導加速管の 縦測定において行った運用テストで非破壊検査装置 として十分な結果を得ることができた[2]。このマッ ピングシステムの実現には極低温環境(液体ヘリウ ム中)にアンプ回路等を設置することが不可欠であ り、非破壊検査装置の開発はセンサーの選定[3]や構 造設計と同時に極低温環境での電子回路素子の特性 テストから行ってきた。



Figure 1: Latest version of FPC assemblies for the XTmap (Ver. 4) and the stiffener-X-map (Ver. 2). These have sensors, amplifiers and multiplexers on FPC sheets (polyimide film with several layers).

# 2. マッピングシステム

Figure 2 に示すように発熱箇所検出システム(Tmap)とX線(X-map)システムは同じセンサー基 板上に実装することが可能であり、このマッピング 回路基板(XT-map)は2種類の複合回路を備えて いる。測定回路はポリイミドフィルムベースのフレ キシブルプリント基板(FPC)上に各センサー、ア

#### **PASJ2018 WEP056**



Figure 2: The XT-map assemblies. It is comprised of the double-leaf-shaped Flexible Printed Circuits films (polyimide film with several layers), the phosphor bronze sheets with spring functions and a fixing device for SC-cavity.



Figure 3: The inter-connection for the XT-map system and Stiffener-X-map in the schematic design.

ンプ回路、マルチプレクサ回路で構成され、セン サーの選定は性能やコスト、パッケージサイズ等を 考慮し、T-map センサーには酸化ルテニウムチップ 抵抗 (ROHM KTR03) 、X-map センサーは PIN フォトダイオード (OSRAM BPW34FS R18R) を採 用した[4]。XT-map は加速空胴1セルあたり4分割 (90°x 4) された基板で構成され、センサーは空胴 外壁の固定、アンプ回路等はアイリス部の付近に設 置される。stiffener-X-map は X 線検出に特化した形 状のセンサー基板を使用し、アイリス部のスティフ ナーリング内側に設置する[3]。これは空胴補強用の スティフナーリング通過による X 線強度減衰の影響 を避けるためであり、このマッピングシステムの特 徴であるフレキシブル基板、小型センサのメリット を活用している。Figure 1 および Fig. 2 の試作機は 国際リニアコライダー(ILC)計画の9セル空胴を ターゲットとして製作しており、欠陥検査の1ス キャンは 1sec 以下 (1ch サンプリング時間は Tmap:約1msec、X-map:約2msec) で運用できるよ う設計されている。また、XT-map と stiffener-X-map は独立した出力信号ラインをもっているため、個々

の運用も可能である。Figure 3 にシステム全体の構成を示す。

### 3. アンプ回路

試作機の信号出力ラインには低温環境で動作確認 ができている CD4069 CMOS インバータ素子を用い たアンプ回路を使用している。過去の運用実験で出 力信号が飽和する事象が発生し、CD4069 のオフ セット電圧が温度の影響を受けることを確認してい る。Figure 4 は入力と出力を直結した状態で測った 消費電流であるが、実用的な駆動電圧において低温 ほど大きくなる(液体 He 環境では室温比で約2倍)傾 向があり、またその大きさも小さくはない。オフ セット電圧の温度依存性は p-ch と n-ch の MOSFET の極低温下での特性の違いが原因と考えられる。 Figure 5 に CD4069 のオフセット電圧実測した温度 特性の結果を示す。



Figure 4: The current consumption of CD4069 CMOS inverter IC. The consumption current tends to increase as the temperature decreases.



Figure 5: The temperature dependence characteristics of CD4069 CMOS inverter IC. At low temperature, the output offset voltage drifts to the positive voltage side.

現状では電源の正負電圧のバランスの調整を行う ことによりオフセットを補正し、飽和現象を回避し ているが、これはダイナミックレンジを減少させる。 実際のマッピングシステム運用に問題は無く、KEK や JLab での縦測定において十分な結果を得ている。 しかしながら過去の測定で極低温環境(2K)におい て加速空胴の局所発熱箇所は 10K 程度まで温度上昇 が確認されており、この温度上昇がアンプ回路に影 響を与える可能性は不明である。また、現状のマッ ピングシステムにおいてアンプの駆動電源は他の回 路電源とは独立して調整ができるようになっている Proceedings of the 15th Annual Meeting of Particle Accelerator Society of Japan August 7-10, 2018, Nagaoka, Japan

#### **PASJ2018 WEP056**

が、調整が煩雑となるきらいもあり、ダイナミック レンジの減少も考慮すると、アンプ回路の改善が必 要とされる。

### 4. アンプ素子の低温特性

既に、ICL7611 が極低温で動作可能なことが報告 されている[4,5]。しかし、これは極低温下で一旦電 源電圧を定格以上に上げて自己発熱させ、動作可能 状態になった後、少し戻して運用する必要がある。 そこで、我々の場合、CD4069 に代わる CMOS アン プ素子を探索するため手持ちと動作可能性のある4 種類ほどの候補素子を液体ヘリウム環境(4.2K)で ゲイン1のバッファー接続でテストした結果、 NJU77552 CMOS オペアンプ (新日本無線株式會社 New JRC)の動作確認ができた。Figure 6 に実測し た温度特性の結果を示す。NJU77552 のオフセット 電圧は極低温環境による影響は CD4069 と較べて大 きくなく、約 30K までは 0 - 5V の入出力 Rail-to-Rail で動作する。約20K 以下の低温ではでは入力 電圧 1V 未満では動作しなくなる。電源電圧にもよ りますが、Vin が1V以下では追随しておらず、Fig. 6-(a)において入出力 Rail-to-Rail で動作しているよう であるが正常ではない。しかしながら、入力電圧 1V 以上では正常動作しており、CD4069 では低温環 境で増加した消費電流が、NJU77552 は実測値で室 温(Vcc=5V、1回路で約 150µA)と比較して少な く、4.2K において約 1/3 (Vcc=5V、2回路で約 50µA) である。NJU77552 は 4.2K 液体ヘリウム環境 での動作が確認できたが、駆動電力投入直後は動作 しないことも確認された。Figure 7 に示すように駆 動電圧(Vcc)=5V においては電力投入後、約 14 分 から正常動作する。駆動電圧をあげると動作開始ま での時間が短くなることから、前述の ICL7611 同様、 素子自体の自己発熱で温まり、ある温度に達すれば 作動するようである。カタログスペック上、電源電 圧の絶対最大定格は7V であり、動作電圧の上限は 5. 5V であるが、元々動作温度範囲が-55℃ま でで規定されている素子をメーカー保証範囲外の極 低温下で使う方針である。従って、高めの電源電圧 を設定することにより使用可能であるという判断を した。ただし、今回のテストは4.2K まででしか 行って居らず、ILC での動作温度の2K での追加検 証が必要である。場合によっては、素子を断熱コー ティングするなど起動時間短縮の対策も必要になる かも知れない。運用駆動電圧よりも高電圧で昇温さ せ、起動後に運用電圧に戻すプロセスが考えられる が、マッピングシステムとしてはシンプルな設計を 目標としているため、規格外ではあるが、一定の電 源電圧での運用を目指している。

### 5. まとめ

超伝導加速空胴の非破壊検査のための X 線および 発熱箇所の検出による局所的欠陥の探索は縦測定時 の運用で有用性が実証された。測定回路に用いてい る CD4069 CMOS インバータ素子を用いたアンプ回 路は温度特性によるオフセット電圧のドリフトなど が確認されており、代用回路の開発が望まれている。 NJU77552 CMOS オペアンプは4.2K 環境での有用 な測定結果が得られた。今後は10倍ほどのゲイン を設定し、複数の NJU77552 CMOS を 2K での性能 試験、耐久試験など、マッピングシステムに採用す るための運用試験を進める予定である。



Figure 6: Temperature dependent characteristics of NJU77552 CMOS operational amplifier IC. Using a triangular wave input voltage of about 100 mHz and measuring multiple ICs sequentially with a logger, two output voltage values are measured for one input voltage value. At temperatures above 30 K the input and output voltages swing normally like Rail-to-Rai. Figure (f) shows the current consumption at temperatures above about 80K.



Figure 7: The activation time of NJU77552 CMOS operational amplifier IC.

Proceedings of the 15th Annual Meeting of Particle Accelerator Society of Japan August 7-10, 2018, Nagaoka, Japan

**PASJ2018 WEP056** 

## 参考文献

- H. Tongu, Y. Iwashita, H. Hayano, Y. Yamamoto, Proc. SRF2013, 747-750, (2013).
- [2] H. Tongu, H. Hokonohara, Y. Iwashita, H. Hayano, T. Kubo, T. Saeki, Y. Yamamoto, H. Oikawa, R. L. Geng, A. Palczewski, Proc. IPAC2017, (2017).
- [3] H. Tongu, Y. Iwashita, H. Hokonohara, Y. Kubo, T. Saeki, H. Hayano, Y. Yamamoto, H. Oikawa, Proc. of The 14th Annual Meeting of Particle Accelerator Society of Japan, 419-421, (2017).
- [4] J. T. Hastings and K. W. Ng, Rev. Sci. Instrum. 66, 3691 (1995).
- [5] K. Hayashi *et al.*, 25th Int. Conf. on Low Temperature Physics (LT25) IOP Publishing Journal of Physics: Conference Series 150 (2009) 012016.