# 若狭湾エネルギー研究センターシンクロトロンの LLRF 制御システムの開発

#### 栗田 哲郎<sup>1</sup> 田村 文彦<sup>2</sup>

1(公財) 若狭湾エネルギー研究センター 加速器室

<sup>2</sup> J-PARC センター、日本原子力研究開発機構

2021/8/11

PASJ2021 WEOB07

#### ▶ はじめに

- ▶ 若狭湾エネルギー研究センター加速器施設
- ▶ 現在の加速高周波制御系 (LLRF) の現状
- ▶ 新加速高周波制御系 (LLRF) の概要
- ▶ オフビームでの調整
- ▶ BPM 信号処理系
- ▶ まとめ

#### 若狭湾エネルギー研究センター加速器施設 W-MAST

はじめに



# 現在の加速高周波制御系 - 現状の問題点 -



図 2: 現在の LLRF

- 原発振器 DDS を DSP で制御
  - DDS が故障したら、修理 不可
- フィードバック制御系はすべてア ナログ回路
  - 経年劣化で、ときどき故障
- 2倍高調波は位相および振幅が フィードバック制御されてい ない。
  - 周波数特性が安定しないた
     め、精密な調整ができない。
  - BPM 信号は AM/PM 変換回路で 演算
    - 演算結果が入力信号レベル に依存する。
    - 経年劣化と思われる故障が たびたび発生する。

FPGA を用いてデジタル化 4/22

# FPGA を用いた新加速高周波制御系

AMC カード (空洞電圧フィードバック制御) Micro TCA Carrier Hub(MCH)

AMC カード (BPM信号処理)

図 3:前面



MicroTCA.4 based

- ▶ 三菱特機システム製 AMC (AD ×8, DA ×2) ×3
- Xilinx Zinq XC7Z045 : FPGA + Arm Cortex-A9
- ▶ Linux で EPICS IOC が動作している
- 設定とモニタは EPICS の Channel Access で行う
- 施設のタイミングシステムからのクロック 10MHz を 15 逓倍して 150 MHz で駆動

# 新加速高周波制御系の回路



- 加速 RF 制御と BPM 信号処 理系が一体
- 同期検波で I/Q 信号に変換してから、電圧および位相をフィードバック制御
- 5次までのハーモニクス
- B-Clock もしくは T-Clock で周波数パターンから値の読 み出しを更新して、Phase Accmurator を設定
  - B-Clock: 偏向電磁石の変化を サーチコイルで検出し、変化分 に比例したパルス
  - T-Clock:施設のタイミングシ ステムに同期した周期的クロック
  - IQ 復調/変調器の参照信号として用いる
- BPM 信号も I/Q 信号に変換 してから、ビーム位置と位相 を演算
  - 横方向ビーム位置のフィード バック制御
  - ▶ 位相振動のフィードバックで抑制

6/22

# 空洞電圧のフィードバック制御



図 6: 空洞電圧フィードバック回路

| <ol> <li>空洞電圧信号を IQ 復調器で I/Q 信号に変換</li> <li>IQ 復調器の LPF が重要</li> <li>I に 日、 0. に日本 ス ね ス ね の 認定 パク・ 2 よ 比 林</li> </ol> | I/Q パターン設定通りの電圧を空洞に発生させ<br>るためには、ケーブルや空洞、アンプの振幅お<br>よび位相の周波数特性の補正が必要<br>→ Gain LUT/Phase Offset LUT<br>周波数 34bit のうち上位 16bit をアドレスとし<br>て用いる |
|------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|
| <ul> <li>マートラン (15) (15) (15) (15) (15) (15) (15) (15)</li></ul>                                                       |                                                                                                                                              |

#### Gain/Phase Offset LUT の調整



図 7: LUT 調整セットアップ



図 8: LUT 設定前の補間された I/Q 値の周波数特性と導出された振幅と位相

- FB OFF、Phase Offset LUT を 0、 Gain LUT を 1
- 2 基本波 I/Q 振幅 (I,Q)=(5000,0)
- 3 周波数 0.5MHz から 10MHz まで 300 点で I/Q 値を取得
- ② 測定した IQ 値を補間し、補間した IQ 値から振幅 2√I<sup>2</sup> + Q<sup>2</sup> と位相 arctan Q/I を 算出
- 5 振幅が設定値通り、位相が一定になるように LUT を生成



図 9: LUT 設定後 I/Q 値が一定になり、位相も 0 で一定 8/22

#### 空洞電圧フィードバックの調整 - Closed Loop Gain の測定

- ▶ P ゲインと I ゲインの探索
- ▶ IQ 復調器の LPF の選定
  - 2 stage Tracking CIC vs Tracking CIC + Leaky Integrator



図 10: Closed Loop Gain 測定セットアップ

- ▶ フィードバックを閉じる
- ▶ (I,Q) = (0, 0) に設定
- Network Analuzer の S21 モードで外乱を与える
- ▶ 設定周波数での外乱の抑制 具合でフィードバックの動 作を確認

#### Closed Loop Gain の測定結果



図 11: 1MHz のときの closed loop ゲインの比較

図 12: 9MHz のとき

- ▶ 設定した周波数で鋭い谷 → フィードバック制御が動作
- ▶ I ゲインの設定により、40dB 以上の Closed Loop ゲインが得られている。
- ▶ 谷が広く、その周りの盛り上がりが少ない PI ゲインとして、(P, I) = (0.398, 4e-4) を選択
- ▶ 1MHz では、2 stage Tracking CIC と Tracking CIC + Leaky Integrator に明確な差異はない。
- 9MHz では、2 stage Tracking CIC の場合、谷の周辺の盛り上がりが大きくなり、P ゲインを 上げられない。

#### Open Loop Gain の測定とシミュレーション

Closed Loop Gain の測定を計算と比較し、測定結果が妥当か確認したい。

→ Open Loop の測定とシミュレーションを比較することによってシステムのディレイ を評価する。



#### Closed Loop Gain のシミュレーション



図 17: ベースバンドでの Closed Loop Gain の計算と測 定の比較

計算とシミュレーションはよく一致

ステップ応答







図 **20:** ステップ応答の測定とシミュレーションの比較。 (*K*<sub>P</sub>, *K*<sub>l</sub>) = (0.398, 4e-4)

▶ 振動することなくゼロに収束 ▶ シミュレーションと測定がよく一致

# ビーム位置モニタ (BPM) 信号処理系



図 21: BPM 信号処理系の回路

- ▶ ダイアゴナルカットの直方体電極
- ▶ R 電極と L 電極の信号を I/Q 検波によって振幅を求める。
- ▶ (R L)/(R + L) よりビーム位置を得る。
   ▶ ビーム位置を加速 RF 周波数でフィードバック制御する。
- ▶ RF との位相差より位相振動を検出
  - ▶ 位相振動をフィードバックで抑制

## BPM 信号処理系のテスト - IQ 復調器の LPF (1)



図 22: BPM 演算回路テストセットアップ

- BPM R と BPM L に同じ信号を入力
- ▶ 周波数をスイープ (0.8-6.25MHz)
- ▶ IQ 復調の LPF を比較
  - 2 stage Tracking CIC
  - Tracking CIC + Leaky Integrator (k = 10)

## BPM 信号処理系のテスト - IQ 復調器の LPF (2)



Tracking CIC(7)x2

Tracking CIC(7) + LI(K=10)



図 23: 2 stage Tracking CIC の場合の BPM 信号演算 の安定性



- ▶ 0.1 % 程度の ΔR のドリフト
- 2 stage Tracking CIC は変動が大きい
- 通過帯域が広いので、ノイズの影響が現れて いるのではないか?
- Tracking CIC + LI を選択



ビーム位置モニタ (BPM) 信号処理系 位相振動検出のシミュレーション

## 位相振動検出のシミュレーション

- ▶ 位相信号の検出は BPM R と L の和信号を使う。
- IQ 復調器に Tracking CIC + Leaky Integrator を使った場合、位相振動を検出できるか?
- シミュレーションで確認する。



図 27: 位相振動検出の周波数特性

▶ 位相振動の周波数領域 (< 2kHz) での減衰は -2dB 程度で十分に少ない。</li>
 ▶ 位相振動の検出は可能

まとめ

#### まとめ

- ▶ FPGA を用いたデジタル高周波加速制御系を開発中
- ▶ オフビームでの調整を行なった。
  - Phase Offset/Gain LUT
  - ▶ Closed Loop Gain の測定と PI ゲインの探索
  - ▶ ステップ応答
  - ▶ シミュレーションと測定値はよく一致した。
  - ▶ BPM 信号処理系の IQ 復調器の LPF の選定

#### 今後

- クロックが不安定になることがある不具合の対応のため VCO を交換中
   ついでにクロックを 300MHz にアップ
- ▶ オペレーションインターフェースの開発

#### ▶ ビームテスト