# J-PARC リニアック クライストロン高圧電源停止頻度の改善 IMPROVEMENT FOR THE TRIP RATE OF KLYSTRON HIGH-VOLTAGE POWER SUPPLIES IN J-PARC LINAC

 堀利彦<sup>#, A)</sup>, 佐藤文明<sup>A)</sup>, 篠崎信一<sup>A)</sup>,千代悦司<sup>A)</sup>,小栗英知<sup>A)</sup>, 二ツ川健太<sup>B)</sup>,福井祐治<sup>B)</sup>
Toshihiko Hori <sup>#, A)</sup>, Fumiaki Sato<sup>A)</sup>, Shin-ichi Shinozaki<sup>A)</sup>, Etsuji Chishiro<sup>A)</sup>, Hidetomo Oguri<sup>A)</sup>, Kenta Futatsukawa<sup>B)</sup>, Yuji Fukui<sup>B)</sup>
<sup>A)</sup> J-PARC Center, Japan Atomic Energy Agency
<sup>B)</sup> J-PARC Center, High Energy Acceleralator Research Organization

#### Abstract

The number of faults of high voltage power supplies for 324MHz-klystron has been increased since summer maintenance in 2012. Investigating the causes of its faults, it was found that the primary one is anode discharge of klystrons. Electro-magnetic and radiation noises were arisen from anode discharge and they strongly influenced with the disoperation of NIM components such as trigger fanout modules generating trigger pulses both 150kV-semiconductor switch and sample hold modules. This report describes the causes of break down for HVDC power supplies and the noise measure of trigger fanout module.

### 1. はじめに

2012 年夏期メンテナンス以降のビーム利用運転に おいて、324MHz クライストロン用直流高圧電源の 停止頻度が高くなり、加速器の稼働率を低下させて いた。電源停止時の過渡的な各部波形を解析したと ころ、アノード短絡がこの一次的要因であることが わかった。アノード短絡時の電磁・輻射ノイズに よって、制御・計測用 NIM モジュールの複数台が 誤動作し、電源は正常動作しているにも関わらずイ ンターロックを発報していた。今回の報告では、イ ンターロック発報の原因調査とその結果及び、トリ ガー分配用 NIM モジュールのノイズ対策など電源 停止頻度改善に向けた取り組みを報告する。

### 2. 大電力高周波源機器とタイミング構成

J-PARC リニアックの主な大電力 RF 源は、総数 20 本の 324MHz クライストロン (Toshiba、M ア ノード付3極管)、6台の直流高圧電源(HITACHI、 定格:110kV/6.3A) 並びに、パルス繰り返し:25pps、 パルス幅:700µs にクライストロンを変調する M-ア ノード変調器(日新パルス電子、150kV 半導体ス イッチ内蔵)が 20 台で構成されている。電源とク ライストロンの基本構成は 1:4 であり、個別のクラ イストロンでインターロックが発報した場合でも高 圧電源は停止する。Figure1 に中央制御室(CCR)か ら送信された大電力機器用タイミング信号のフロー を示す。CCR からのタイミングパルスは、制御グ ループ管理のトリガー受信モジュールで変調器を駆 動する ON、OFF トリガー信号などを生成する。こ の信号はクライストロン制御盤の NIM モジュール 内に実装されているトリガー分配用モジュール (T.F.M) で波形整形された後、光ファイバーケー

ブルで変調器へ伝送される。万が一 OFF トリガーを 受信出来なかった場合を考量し、変調器は ON トリ ガー受信時に 1ms パルス幅のアンサーバック信号を 返す。これにより、クライストロンは 1ms 以上のパ ルス長で変調されないよう保護されている。これに 加え T.F.M の ON トリガー信号は、M-アノード電圧 波形(パルス)などのアナログ波形サンプルホール ド(S/H)モジュールの基準信号として用いられる。 このタイミングからの Delay 時間(380µs, 1ms)経 過後の計測値が DC 化され、PLC の ADC 入力とな る。この値はタッチパネルの「メータ値」として表 示されると共に「上下限設定値」を外れた時には PLC の CPU が '異常' と判断し電源を停止する。 なお、高圧電源側 S/H モジュールへのタイミングト リガーは各電源の最上流セクションの T.F.M から送 信される。



Figure 1: The simplified diagram of both timing and monitor modules.

#### 3. 電源停止状況とインターロック要因

Figure2 に 2012 年夏メンテナンス以降の RUN#44

<sup>&</sup>lt;sup>#</sup> hori.toshihiko@jaea.go.jp

(9/21~11/27) と RUN#45 (11/27~12/26)の号機 別高圧停止回数と特定インターロック(ILK)項目 が総数に占める割合を示す。特定 ILK 項目とは、ア ノード過電流、パルス受信異常、全カソード OFF 過 電流の3つのインターロックを指すが、

- RUN#44 の停止回数は#2 電源(S1~S4 クライス トロン用)が全号機の 63%を占め、「S2/アノー ド過電流」ILK が 48%と最多であった。
- RUN#45 の停止回数は#1 電源(RFQ~D3 クライ ストロン用)が全号機の 73%を占め、「D2/パル ス受信異常」ILK が 46%と最多であった。

上記に「全カソード OFF 過電流」を加えた3項目が 総停止回数の62%を占め、今回の改善すべき最優先 ILK項目であった。1回の電源停止で約20分間ビー ム利用運転を休止させており、特に12月末と1月 初旬のマシン立ち上げ直後の数日間は1シフト(8 時間)で停止頻度が平均2回の状況であった。



Figure 2: The number of faults of HVDC PS in RUN#44 and RUN#45.

## 4. インターロック原因調査とその結果

#### 4.1 アノード短絡

高圧停止時の過渡的な波形変化を監視する専用の オシロスコープ (DPO2014 Tektro) をクライストロ ン毎に設置し、電源停止原因を調査した。Figure3 に、 #3 高圧電源が「全カソード OFF 過電流」ILK で停 止した時の代表的な各部波形を示す。図に見られる ように、アノード変調が停止する 2 パルス前にスパ イク状の波形がモニタされている。この時刻を拡大 したものが Figure4 で、25pps 正規パルスの 0.9ms 前 のタイミングに半値幅: 0.1ms のパルス波形がモニ タされた。アノード電圧波形のパルス立上りを注視 すると、-100kVのアノード電圧が約2µsで短絡して いた。このデータより、クライストロンのカソード からは変調器の分圧抵抗を介さず電子が 100kV で引 き出されており、その結果 62A ピークのビーム電流 (25pps 正規パルスの約 1.5 倍) が立上りに流れて いると解釈できる。その他

- 短絡時のカソード電圧に変化は見られない。
- アノード電圧は短絡後、約 0.4ms 後には短絡前の電圧に回復する。

こともわかり、大電力機器に致命的なダメージを与 える現象ではないことは確認できた。



Figure 3: The waveform of anode voltage (yellow), Cathode Voltage(blue) and Klystron beam current (purple) in case of #3HVDC PS break down.



Figure 4: Anode discharge waveform (left) vs 25pps-regular-pulse (right).

次に、クライストロン個々のアノード短絡回数 (一日平均)を調査した結果が Figure5 である。図 より D2 と D3 の RUN#45 の短絡回数は#44 と比較し 5 倍程多いこと、S2 の RUN#45 の短絡回数は#44 と 比較して約 1/3 に低減していること、などが読み取 れる。この傾向と Figure2 から、アノード短絡回数 と高圧停止回数の増減には相関関係があると言える。 アノード短絡データを集計したところ、短絡発生タ イミングは正規パルス以外で生じる現象であった。 Figure1 で示したように、機器のモニタ系はこの時間 帯の計測値を読み込まないため、短絡現象は電源停 止の直接的な原因ではなく、一次的要因である。



Figure 5: The numbers of anode discharge per day in RUN#44(red) and RUN #45(blue).

4.2 トリガー分配モジュールの誤動作

先の特定 ILK 項目が発報する内容としては

- アノード過電流 アノード電流が 100mA 以上流れた時。ただ し、電流波形にパルス構造(パルス立上り時刻 から 300µs)を有する波形である。
- パルス受信異常

パルス繰り返しが 10pps 以下、もしくは半導 体スイッチのスイッチング用 ON、OFF トリ ガーパルスのインターバルが 1µs 以下の時

全カソード OFF 過電流

電源の負荷(クライストロンカソード)電流 が 1ms 以上流れている時

であり、タイミング信号の不具合が共通項目として 考えられた。そこで、アノード短絡時のクライスト ロンビーム波形をオシロスコープのトリガーとして 用い、Figure1のタイミング、モニタ系機器の調査を 詳細に行った。結果、Figure6 に示すようにトリガー 分配用モジュール (Figure1 の A,B) がアノード短絡 時の立上りと同期して正規のパルス信号を出力して いることが判明した。これは制御系のタイミングト リガー信号無しにアノード短絡時の電磁・輻射ノイ ズにより、分配モジュールが誤動作(誤動作には A.B 一方のみを含む)していると考えられる。これ に加え D3、S2、S5 の 3 セクションでは、アノード の短絡と同期し1 台下流の S1、S3、S6 セクション の T.F.M も誤動作(同様に A,B 一方のみを含む)し ていることもわかった。誤動作回数/アノード短絡 回数を誤動作率と定義し S5、S6 セクションで調査 したところ、S5 では 51%、S6 では 81%とのデー タを得(2013 年 3 月上旬の約 50 回短絡時を集計)、 下流側の誤動作率の方が高い傾向であった。



Figure 6: On-trig. (blue) and OFF-trig.(papule) pulse waveform at anode discharge(yellow).

## 5. トリガー分配モジュールの誤動作対策 と結果

トリガー分配モジュール基板の対ノイズ強化を 2012 年 12 月より本格的にスタートした。当初の主 な改造点はワンショット IC にフィルタを追加する、 配線に比較的太いケーブルを使いアースラインを強 化する、などである。この試作モジュールの評価に は、S5 の 19 インチラック背面エリアに今回特別に 設置した新規 NIM ビンで行った。ここで一通りの 効果を確認した後、試作モジュールを短絡回数の多 い D3、S5 に取り付けノイズ評価を行った。結果、 アノードの短絡が発生するセクションでの T.F.M の 誤動作は無くなったが、1 台下流側の T.F.M には効 果が見られなかった。そこで次のステップとして、 入出力の信号をフォトカプラー(TLP513,Toshiba) で電気的に絶縁する、IC の±12V、±5V 電源を NIM 電源ラインとは別の DC-DC コンバータ電源 (CC1R5 Series, TLD-Lambda)から供給する、など

の大きな改造を行った。改造済み T.F.M 内部の基板 を含む外観を図7に示す。



Figure7: Photograph of improved trigger fanout module.

現時点(2013/5 月末)では、T.F.M 単体の誤動作は 生じていない集計結果である。しかし頻度は少ない が、上流の制御系トリガー分配モジュールの誤動作 がモニタされており、これの対策が今後の課題であ る。Figure8 に T.F.M とモニタ用 S/H モジュールな どが実装されたクライストロン制御盤の NIM モ ジュールユニットの外観を示す。ON トリガー生成 用 T.F.M 及びアノード電流モニタ用 S/H モジュール の入力にはローパスフィルタ(L.P.F:5、2.5MHz) を装着した。これは実機取り付け前のノイズ評価試 験でノイズ防止には非常に有用であることが実証さ れたもので、今回の対策には必須の素子である。



Figure 8: Photograph of NIM module unit composed of two trig. fanout modules and four sample hold modules.

## 6. まとめと今後

高圧電源の停止原因を調査した結果、アノード短 絡と同期してクライストロン制御盤/トリガー分配用 ON モジュールが誤動作していた。これにより、モ ニタ系は設定値以外のタイミングの計測値を読み込 み、インターロックを発報していた。そこでこのモ ジュールのノイズ対策を行い、モジュール単体では 良好な結果を得たが、今後も継続してノイズ対策を 行う必要がある。もう一つの課題のクライストロン に関しては、2013年2月にD2クライストロンを交 換した。この作業の結果、アノード短絡の原因がク ライストロン電子銃部のアノード-ボディ間の放電で あることが判明した。放電回数や放電時のノイズレ ベルを低減すること出来れば、NIM モジュールの誤 動作は回避可能である。我々はそのための方策を確 立することがより本質的な解決策であると考えてお り、今後も調査・試験を継続する予定である。